Проектирование устройства управления и моделирование его работы средствами MultiSim

Для разработки имеется входной сигнал CLK, который представляет собой чередование симметричных импульсов одинакового периода. Этот сигнал используется для синхронизации работы всех устройств схемы.

Временная диаграмма A представлена следующим образом:

.5 такта на выходе идёт единица, после чего полтора такта идёт ноль. Далее 5.5 тактов - единица и 1.5 такта - ноль. Каждое повторение количество единиц в такте уменьшается на один такт вплоть до 1.5 такта единицы и 1.5 такта ноль. Работа схемы завершается на 1.5 такта нуля.

Временная диаграмма B представлена следующим образом:

такта в единицу, 1 такт в ноль, 3 такта в единицу, 1 такт в ноль, то есть получается последовательность: 2-1-3-1. Далее по циклу идет повторение.

Временная диаграмма C представлена следующим образом:

такта в единицу, 1 такт в ноль, то есть получается последовательность: 3-1. Далее по циклу идет повторение.

Для получения нужных сигналов потребуется:

- 2 4-х разрядных счетчика соединённых последовательно, так как у нас 6 входных сигналов;

- Генератор сигналов;

- Логические элементы "И" (AND), «Исключающее И» (NAND), "ИЛИ" (OR) и инвертор (NOT) для реализации схемы формирования сигналов A, B, C;

- Логический анализатор

Постановка задачи

Разработать устройство управления, вырабатывающее заданную последовательность выходных сигналов показанных на рисунке 1.

Рисунок 1 Последовательность выходных сигналов

Проектирование схемы устройства управления

Составим таблицу состояний устройства управления выходного сигнала А. В таблице истинности A, B, C, D, E, CLK - состояния счётчика.

Таблица

Выпишем строки, где функция равна единице и приведём к СДНФ функцию А:

Используем следующие сокращения: CLK = F, И = &&, ИЛИ = ||, Отрицание, следующее за знаком переменной - ¬.

(F&&E&&D&&C&&B&&¬A)||(F&&E&&D&&C&&¬B&&A)||(F&&E&&D&&C&&¬B&&¬A)||(F&&E&&D&&¬C&&¬B&&¬A)||(F&&E&&¬D&&C&&B&&A)||(F&&E&&¬D&&C&&B&&¬A)||(F&&E&&¬D&&C&&¬B&&A)||(F&&E&&¬D&&C&&¬B&&¬A)||(F&&E&&¬D&&¬C&&¬B&&¬A)||(F&&¬E&&D&&C&&B&&A)||(F&&¬E&&D&&C&&B&&¬A)||(F&&¬E&&D&&C&&¬B&&A)||(F&&¬E&&D&&C&&¬B&&¬A)||(F&&¬E&&D&&¬C&&B&&A)||(F&&¬E&&D&&¬C&&B&&¬A)||(F&&¬E&&¬D&&C&&B&&¬A)||(F&&¬E&&¬D&&C&&¬B&&A)||(F&&¬E&&¬D&&C&&¬B&&¬A)||(F&&¬E&&¬D&&¬C&&B&&A)||(F&&¬E&&¬D&&¬C&&B&&¬A)||(F&&¬E&&¬D&&¬C&&¬B&&A)||(F&&¬E&&¬D&&¬C&&¬B&&¬A)||(¬F&&E&&D&&C&&B&&A)||(¬F&&E&&D&&C&&B&&¬A)||(¬F&&E&&D&&¬C&&B&&¬A)||(¬F&&E&&D&&¬C&&¬B&&A)||(¬F&&E&&D&&¬C&&¬B&&¬A)||(¬F&&E&&¬D&&C&&B&&A)||(¬F&&E&&¬D&&C&&B&&¬A)||(¬F&&E&&¬D&&C&&¬B&&A)||(¬F&&E&&¬D&&C&&¬B&&¬A)||(¬F&&E&&¬D&&¬C&&B&&A)||(¬F&&E&&¬D&&¬C&&B&&¬A)||(¬F&&E&&¬D&&¬C&&¬B&&A)||(¬F&&E&&¬D&&¬C&&¬B&&¬A)||(¬F&&¬E&&D&&C&&¬B&&¬A)||(¬F&&¬E&&D&&¬C&&B&&A)||(¬F&&¬E&&D&&¬C&&B&&¬A)||(¬F&&¬E&&D&&¬C&&¬B&&A)||(¬F&&¬E&&D&&¬C&&¬B&&¬A)||(¬F&&¬E&&¬D&&C&&B&&A)||(¬F&&¬E&&¬D&&C&&B&&¬A)||(¬F&&¬E&&¬D&&C&&¬B&&A)||(¬F&&¬E&&¬D&&C&&¬B&&¬A)||(¬F&&¬E&&¬D&&¬C&&B&&A)||(¬F&&¬E&&¬D&&¬C&&B&&¬A)||(¬F&&¬E&&¬D&&¬C&&¬B&&A)||(¬F&&¬E&&¬D&&¬C&&¬B&&¬A).

Перейти на страницу: 1 2 3 4

Читайте также

Организация связи по оптическому кабелю магистрали Коченево-Мамонтово
Телекоммуникации являются основой развития общества. Постоянно растущий спрос, как на обычные телефонные, так и на новые виды услуг связи, включая услуги Интернет, предъявляет новые тре ...

Проект цифрового фильтра
В последнее время методы цифровой обработки сигналов (ЦОС) в радиотехнике, системах связи, управления и контроля приобрели большую важность и в значительной мере заменяют классические а ...

Проектирование двухвходовой КМОП-схемы дешифратора 2 в 4
КМОП (комплементарная логика на транзисторах металл-оксид-полупроводник; англ. CMOS, Complementary-symmetry/metal-oxide semiconductor) - технология построения электронных схем. В те ...

Основные разделы

Все права защищены! (с)2019 - www.generallytech.ru